第一天
1、板級架構(gòu)和電路圖設(shè)計
【內(nèi)容】學(xué)習(xí)常見嵌入式處理器和配套器件使用方法。以三星S3C2410處理器為例介紹嵌入式系統(tǒng)構(gòu)建所需的全部芯片,包括HY57V561620存儲器,cs8900網(wǎng)卡,開關(guān)電源,時鐘分配電路,連接邏輯等
【目標(biāo)】通過學(xué)習(xí)掌握嵌入式系統(tǒng)電路圖設(shè)計,熟練使用常見的嵌入式處理器,并且達(dá)到能夠從板級架構(gòu)考慮設(shè)計取舍的水平,在設(shè)計上學(xué)會考慮測試相關(guān)的問題,做到design for test
1.1 嵌入式處理器
1.2 SDRAM特性和使用原則
1.3 Flash芯片使用技巧
1.4 高速數(shù)字邏輯電路特性
1.5 總線信號緩沖器
1.6 以太網(wǎng)芯片
1.7 電源,時鐘和復(fù)位電路
1.8 其他外部設(shè)備
1.9 設(shè)計冗余硬件協(xié)助調(diào)試
1.10 自診斷設(shè)計
第二天
2、嵌入式系統(tǒng)PCB設(shè)計
【內(nèi)容】以三星S3C2410處理器為例,學(xué)習(xí)嵌入式系統(tǒng)所需的高速電路設(shè)計技巧。包括高密度封裝的設(shè)計要點,高速信號設(shè)計原則,電源設(shè)計,特殊信號設(shè)計,以及散熱和可制造性的設(shè)計
【目標(biāo)】通過學(xué)習(xí)掌握嵌入式系統(tǒng)所要求的電路板設(shè)計技術(shù),熟練掌握初步的高速電路設(shè)計技巧,能夠設(shè)計穩(wěn)定可靠的高速嵌入式系統(tǒng),并且可以定位和排除常見的硬件問題。
2.1 關(guān)于BGA封裝要考慮的問題
2.2 設(shè)計電源和地平面
2.3 設(shè)計規(guī)則對信號完整性的影響
2.4 退耦電容
2.5 高速信號的布線規(guī)則
2.6 功耗估計和熱設(shè)計
2.7 可制造性設(shè)計
2.8 怎樣判斷系統(tǒng)是否工作
2.9 軟件工具協(xié)助調(diào)試
2.10 設(shè)計調(diào)試用的信號擴(kuò)展連接器
2.11 使用儀器協(xié)助調(diào)試